MAP2 Micro-Architectural Power Management: Methoden, Algorithmen und prototypische Werkzeuge

Ziele

Motivation:

Die neuen Chip-Technologien unterhalb von 90 nm werden es ermöglichen, den heutigen und zukünftigen Produkten noch mehr Flexibilität und Funktionalität zukommen zu lassen. Beispiele für die zur Verfügung stehenden Möglichkeiten sind bereits die Handys mit Organizerfunktionalität und Kamerahandys. Doch der Zugewinn an Flexibilität wird durch wachsende Designkosten und steigenden Energiebedarf der Produkte eingeschränkt.

 

Ziele:

Um diesem Effekt entgegen zu wirken, ist es Ziel von MAP2, einen Low Power-Designflow zu entwickeln, der durch weitgehende Automatisierung des Chip-Entwurfsprozesses die Designkosten zu senken. Hierfür werden die von den Projektpartnern BullDAST und ChipVision entwickelten, zueinander komplementären EDA-Tools in einen gemeinsamen durchgängigen Designflow integriert, um effizient zusammenarbeiten zu können.

 

Zur Senkung des von dem zu erstellenden Produkt benötigten Energiebedarfs werden Power Management-Verfahren erforscht und zur Erweiterung der EDA-Werkzeuge entsprechende Prototypen entwickelt. Diese komplettieren den neu entwickelten Designflow durch ein automatisiertes Einfügen entsprechender Techniken in das Design, die es beispielsweise ermöglichen, Schaltungsbereiche abzuschalten. Die Wirksamkeit der im Projekt entstehenden Prototypen wird vom Partner CSEM evaluiert. Die MAP2-Methoden und -Werkzeuge werden CSEM so bereits die Erschaffung erster Produkte mit noch geringerem Stromverbrauch erlauben.

 

Die Unterstützung von KMUs ist ein wesentliches Projektziel von MAP2. Sowohl BullDAST als auch ChipVision werden die Ergebnisse in die zukünftigen Versionen ihrer Produkte PowerChecker und ORINOCO integrieren und damit ihre Wettbewerbsfähigkeit und ihre Position am Markt deutlich verbessern können.

 

Personen

Projektleitung Intern

Wissenschaftliche Leitung

Publikationen
RTL Power Modeling and Estimation of Sleep Transistor based Power Gating

Rosinger, Sven and Helms, Domenik and Nebel, Wolfgang; Journal of Embedded Computing Power Gating; 009 / 2009

RTL Power Modeling and Estimation of Sleep Transistor based Power Gating

Rosinger, Sven and Helms, Domenik and Nebel, Wolfgang; proceeding in PATMOS_2007; 001 / 2007

Voltage- and ABB_Island Optimization in High Level Synthesis

Helms, Domenik and Meyer, Olaf and Hoyer, Marco and Nebel, Wolfgang; Intl. Symposium on Low Power Electronic Design; 001 / 2007

Intelligentes Powermanagement

Nebel, Wolfgang and Helms, Domenik; 002 / 2006

Power Management Aware Low Leakage Behavioural Synthesis

Rosinger, S. and Schröder, K. and Nebel, W.; Proceedings of the 12th Euromicro Conference on Digital System Design; 001 / 2009

Partner
BullDAST s.r.l.
Centre Suisse d'Electronique et de Microtechnique S.A.
www.csem.ch
ChipVision Design Systems AG
Politecnico di Torino
www.polito.it

Laufzeit

Start: 01.11.2006
Ende: 30.04.2008

Verwandte Projekte

CLEAN

Controlling LEAkage power in NanoCMOS SoCs

LEMOS

Low-Power-Entwurfsmethoden für mobile Systeme